侵權投訴

基於Nios Ⅱ軟核處理器和FPGA實現人臉檢測跟蹤系統的設計

電子設計 2021-01-12 10:24 次閲讀

人臉檢測跟蹤是計算機視覺中十分重要的研究領域,正受到越來越多的關注。傳統基於PC平台的人臉檢測跟蹤系統體積大,不能滿足便攜的要求,更不適合露天使用;而採用通用的DSP芯片組成的系統,外圍電路較複雜,設計與調試都需要較長的時間,且系統的可擴展性和移植性不好。利用32位NiosⅡ軟核處理器在FPGA上完成設計,減小了系統的體積,而且在PC上開發的程序可移植到NiosⅡ處理器上,實現了片上系統。採用NiosⅡ處理器的自定義指令,用硬件實現部分算法,大大提高了數據的處理速度,保證了較好的實時性。在外圍電路不變的情況下,通過更新FPGA內部的電路設計,能使系統功能升級和增強。

系統組成及工作原理

人臉檢測跟蹤系統根據具體應用場合可以定製為不同的功能,而且不同的功能只需要在Nios中寫入相應的C語言程序即可,不需要再做硬件板,非常方便。下面介紹一種比較通用的人臉檢測跟蹤系統。系統的結構如圖1所示。

本文設計的人臉檢測跟蹤系統主要包括三個模塊:圖像採集模塊,人臉檢測跟蹤模塊以及數據通信模塊。

圖像採集模塊

該模塊主要包括攝像頭和外擴SRAM。本系統採用的圖像傳感器是OV7620,OV7620是美國OmniVision公司開發的1/3英寸,30萬像素CMOS彩色圖像傳感器,該芯片將CMOS光感應核與外圍輔助電路集成在一起,具有可編程控制與視頻模/數混合輸出等功能。該芯片的主要特性有:最大分辨率為664×492,同時支持VGA(640×480分辨率)和QVGA(320×240分辨率)兩種模式。輸出幀頻在0.5fps“30fps之間可調。輸出窗口尺寸在4×2”664×492之間可調。圖像數據輸出格式可以為8位/16位的YCrCb4:2:2ITU2656、IR2601GRB4:2:2或RGBRawData。能工作在逐行/隔行掃描方式下,也能工作在彩色/黑白模式下。上述的所有性能,用户可以根據自己的需要,通過SC2CB接口設置芯片內相應的寄存器進行選擇。

人臉檢測跟蹤模塊

其中FPGA是主芯片,在1片FPGA中包含了Nios處理器、SRAM控制器、SDRAM控制器、Flash控制器、UART以及攝像頭和外擴SRAM控制器的用户邏輯模塊。這正體現了Nios的優勢,將很多資源集中在FPGA中為設計PCB帶來了便利,而且對系統的更改也變得非常容易,只要重新在FPGA中添加不同的模塊就可以了。SRAM中存儲嵌入式系統所用的向量表、數據和程序。Flash用於在系統掉電的情況下存儲程序和數據。

數據通信模塊

根據實際情況選擇用以太網或GPRS把人臉檢測跟蹤後的結果發送到主控制站。在有以太網連接的條件下優先選用以太網連接,可以提供較高的傳輸速率和可靠性,在沒有以太網的條件下選用GPRS進行通信。同時,如果用户需要,也可以直接在LCD上顯示。

基於Nios Ⅱ軟核處理器和FPGA實現人臉檢測跟蹤系統的設計

圖1基於NiosⅡ軟核的人臉檢測系統設計

人臉檢測跟蹤算法的實現

在實現人臉檢測跟蹤算法之前,圖像的預處理很重要。圖像預處理主要有噪聲濾除和圖像增強,提高圖像的質量。本系統採用中值濾波進行噪聲濾除。與其它濾波方法相比,中值濾波不僅能有效濾除圖像中的孤立噪聲點,還能保護邊界信息。圖像增強技術主要包括直方圖修改處理、圖像平滑處理和圖像鋭化處理等。所以,實際的人臉檢測系統採用圖像增強來消除光照影響。

本系統採用基於膚色和差分幀相結合的方法來確定視頻序列中的人臉。這樣不但可以排除類似膚色背景的干擾,提高人臉檢測的準確性,還可以保證檢測與跟蹤的實時性。大量實驗表明,人臉膚色在YCrCb空間內的Cr和Cb值分佈在特定的範圍之內,Cr範圍為135~156,Cb的範圍為108~123。由此建立人臉膚色聚類模型,即彩色圖像的像素B滿足條件:108≤Cb≤123和135≤Cr≤156,則B是膚色點。

(1)根據公式

可將圖像轉化為一個二值圖像,其中白色像素點為膚色點,黑色像素點為非膚色點。由於頭部與背景的相對運動,差分幀法是運動圖像分析的有效方法。它檢測圖像序列相鄰兩幀之間的變化,即直接比較兩幀圖像對應像素點的灰度值。幀與幀之間的變化可用一個二值差分圖像表示:

(2)式中的T是閾值

使用NiosII的定製指令,可以將一個複雜的標準指令序列簡化為一個用硬件實現的單一指令,從而簡化系統軟件設計並加快系統運行速度。在人臉檢測跟蹤算法中,對圖像的處理數據運算量大,循環數目多,而NiosII的定製指令個數已增加到256個,可以使用定製指令完成許多循環內的數據處理,從而加速數據處理的速度。定製指令邏輯和NiosII的連接在SoPC++Builder中完成。NiosIICPU配置嚮導提供了一個可添加256條定製指令的圖形用户界面,在該界面中導入設計文件,設置定製指令名,並分配定製指令所需的CPU時鐘週期數目。系統生成時,NiosIIIDE為每條用户指令產生一個在系統頭文件中定義的宏,可以在C或C++應用程序代碼中直接調用這個宏。

結語

本文的人臉檢測跟蹤系統利用32位NiosⅡ軟核處理器在FPGA上完成設計,減小了系統的體積,而且在PC上開發的程序可移植到NiosⅡ處理器上,實現了片上系統。Nios是性價比較高的微處理器軟核,可以方便地把用户需要的接口和自定義的邏輯加入到系統中。本文介紹的方法體現了SoPC嵌入式系統的靈活性。因此,這種方法能夠有效地縮短開發週期、同時能夠延長產品的生命週期、可以不斷地在原有產品的基礎上進行升級設計。

責任編輯:gt

收藏 人收藏
分享:

評論

相關推薦

賽昉科技發佈全球首款基於RISC-V的AI單板計算機

2021開年,RISC-V的生態建設又就有了新動態。本週,賽昉科技發佈了全球首款基於RISC-V的A....
的頭像 lhl545545 發表於 01-16 10:08 21次 閲讀
賽昉科技發佈全球首款基於RISC-V的AI單板計算機

曝高通正研發升級版處理器欲對抗蘋果M1

自從蘋果推出了首款自研M1芯片,便受到業界人士的持續關注,同時,為了能與M1有一戰之力,主流芯片廠商....
的頭像 如意 發表於 01-16 10:06 8次 閲讀
曝高通正研發升級版處理器欲對抗蘋果M1

三星S21對比iPhone12,誰更值得購買?

1月14日,三星全新一代旗艦——三星S21系列如約而至。此次,三星依舊帶來了三款機型,三星S21、三....
的頭像 我快閉嘴 發表於 01-16 09:57 37次 閲讀
三星S21對比iPhone12,誰更值得購買?

IEEE計算機學會揭示其2021技術預測報告

LOS ALAMITOS, Calif., 16 December 2020– IEEE計算機協會(....
的頭像 IEEE電氣電子工程師學會 發表於 01-16 09:47 62次 閲讀
IEEE計算機學會揭示其2021技術預測報告

Intel B560芯片組首次開放對內存超頻支持

一直以來,Intel對於產品線的劃分都涇渭分明,從高端到低端規格越來越精簡,更是有部分用户需求度非常....
的頭像 lhl545545 發表於 01-16 09:33 36次 閲讀
Intel B560芯片組首次開放對內存超頻支持

聯想ThinkBook 14s Yoga ITL翻轉本評測一覽

日前,NBcheck對聯想ThinkBook 14s Yoga ITL商務翻轉本進行評測時發現,核顯....
的頭像 lhl545545 發表於 01-16 09:26 54次 閲讀
聯想ThinkBook 14s Yoga ITL翻轉本評測一覽

解析驍龍888處理器的特性

新SoC的發佈節點,直接左右旗艦手機的發佈週期。剛在12月發佈的驍龍888,不但打破了歷史規律,還帶....
的頭像 我快閉嘴 發表於 01-16 09:26 57次 閲讀
解析驍龍888處理器的特性

外媒稱高通正在研發驍龍8cx後續處理器

據外媒 winfuture 報道,根據一份進出口數據庫報告,高通公司目前正在研發驍龍 SC8280(....
的頭像 璟琰乀 發表於 01-16 09:16 44次 閲讀
外媒稱高通正在研發驍龍8cx後續處理器

華為暢享20 SE京東首銷迅速搶購一空

1月15日,華為暢享20 SE首銷,4GB+128GB版售價1299元,8GB+128GB版售價14....
的頭像 lhl545545 發表於 01-16 08:55 87次 閲讀
華為暢享20 SE京東首銷迅速搶購一空

英特爾7nm芯片或迎來重大突破

一年一度的CES展會在近日召開,不少科技公司都帶來旗下最新技術與產品,而在此次大會中,最為吸引用户眼....
的頭像 我快閉嘴 發表於 01-15 16:51 277次 閲讀
英特爾7nm芯片或迎來重大突破

FPGA配置引腳説明及加載時序

  一、FPGA配置引腳説明   1、CFGBVS   如果VCCO0連接至2.5V或3.3V,CFGBVS連接至VCCO0。  ...
發表於 01-15 16:43 0次 閲讀
FPGA配置引腳説明及加載時序

【大同到香港物流】2020年度TOP10榜單——FPGA技術社區問答

本榜單彙總了FPGA技術社區2020年回覆最多的10個問答,每個問答都有推薦理由,你是否也遇到過類似的問題啊,一起來看看吧! ...
發表於 01-15 16:36 73次 閲讀
【大同到香港物流】2020年度TOP10榜單——FPGA技術社區問答

vivo Y31s上市發售:首發高通驍龍480處理器

1月15日消息,vivo Y31s上市發售,起售價1498元(4GB+128GB)。 vivo Y3....
的頭像 工程師鄧生 發表於 01-15 16:33 363次 閲讀
vivo Y31s上市發售:首發高通驍龍480處理器

台積電2020全年營收達3100億人民幣

小米11開售後,因為處理器發熱、耗電嚴重,遭到不少用户差評,這將高通推上輿論的風口浪尖。根據最新情況....
的頭像 我快閉嘴 發表於 01-15 16:32 252次 閲讀
台積電2020全年營收達3100億人民幣

機器視覺的發展趨勢和應用説明

機器視覺是學科交叉研究領域,具有非接觸、實時性、自動化和智能高等優點,有着廣泛的應用前景。文中詳細介....
發表於 01-15 16:29 5次 閲讀
機器視覺的發展趨勢和應用説明

iQOO旗艦數字系列斬獲蘇寧平台銷售冠軍

1月14日,蘇寧易購聯合iQOO舉辦iQOO 7品鑑會,雙方表示將深化合作,在線上線下雙線渠道,為用....
的頭像 lhl545545 發表於 01-15 16:24 178次 閲讀
iQOO旗艦數字系列斬獲蘇寧平台銷售冠軍

高通還有一款驍龍8系列的高端處理器?

在高通發佈驍龍888之後,不少人都認為,按慣例,高通再發布一款驍龍775,那這一代的處理器的中高端布....
的頭像 我快閉嘴 發表於 01-15 16:22 160次 閲讀
高通還有一款驍龍8系列的高端處理器?

開啓計算機後顯示器黑屏的原因和解決方法

  如果在打開計算機後顯示屏為空白,該怎麼辦?有時我們的計算機已打開,顯示屏為空白。我該怎麼辦?打開計算機後,編輯器將簡...
發表於 01-15 16:17 0次 閲讀
開啓計算機後顯示器黑屏的原因和解決方法

計算機病毒的特徵有哪些

  計算機病毒一詞已經滲透到每個網民的心中,並且對計算機的危害是不可預測的。俗話説,無論多麼全面的安全軟件,都無法保證任...
發表於 01-15 16:16 0次 閲讀
計算機病毒的特徵有哪些

FPGA Nios嵌入式處理器的軟件開發

Nios 嵌入式處理器是一個優化了的CPU 軟核,用於可編程邏輯器件上的SOPC 設計。Nios 處....
發表於 01-15 15:58 9次 閲讀
FPGA Nios嵌入式處理器的軟件開發

FPGA Nios嵌入式處理器的軟件開發

Nios 嵌入式處理器是一個優化了的CPU 軟核,用於可編程邏輯器件上的SOPC 設計。Nios 處....
發表於 01-15 15:58 12次 閲讀
FPGA Nios嵌入式處理器的軟件開發

FPGA Nios嵌入式處理器的硬件開發

本章將介紹Nios 處理器的硬件開發環境和硬件開發的整個流程。一個簡單Nios 開發系統包括Nios....
發表於 01-15 15:57 8次 閲讀
FPGA Nios嵌入式處理器的硬件開發

QUARTUS II的使用教程學習教程免費下載

選擇菜單File\ New Project Wizard,彈出新建項目嚮導對話框(如圖2.2)。對話....
發表於 01-15 15:57 7次 閲讀
QUARTUS II的使用教程學習教程免費下載

玩轉FPGA的PDF電子書免費下載

一直以來都想寫點什麼,關於FPGA 設計,因為有點不太服氣。為什麼同樣是設計,有些人可以好像玩一樣的....
發表於 01-15 15:57 7次 閲讀
玩轉FPGA的PDF電子書免費下載

玩轉FPGA的PDF電子書免費下載

一直以來都想寫點什麼,關於FPGA 設計,因為有點不太服氣。為什麼同樣是設計,有些人可以好像玩一樣的....
發表於 01-15 15:57 10次 閲讀
玩轉FPGA的PDF電子書免費下載

大型設計中FPGA的多時鐘設計策略詳細説明

利用 FPGA 實現大型設計時,可能需要FPGA 具有以多個時鐘運行的多重數據通路,這種多時鐘FPG....
發表於 01-15 15:57 13次 閲讀
大型設計中FPGA的多時鐘設計策略詳細説明

盧偉冰RedmiBook新品預熱 首批搭載11代酷睿H35處理器

1月15日消息,小米集團中國區總裁、Redmi品牌總經理盧偉冰預告,RedmiBook新品已經提速中....
的頭像 工程師鄧生 發表於 01-15 15:45 265次 閲讀
盧偉冰RedmiBook新品預熱 首批搭載11代酷睿H35處理器

vivo X60 Pro+更多細節配置曝光

今天,vivo官方微博發佈一張海報,宣佈vivo X60 Pro+新品發佈會將於1月21日晚19:3....
的頭像 lhl545545 發表於 01-15 15:44 353次 閲讀
vivo X60 Pro+更多細節配置曝光

英特爾現任CEO將於2月15日卸任,由VMware CEO接棒

1月13日週三美股盤前,英特爾公司意外宣佈,CEO Bob Swan將於2月15日卸任,由戴爾科技旗....
的頭像 我快閉嘴 發表於 01-15 15:40 182次 閲讀
英特爾現任CEO將於2月15日卸任,由VMware CEO接棒

國產CPU的轉運之時已經到來?

極不平靜的2020年將要結束的時候,京東商城上悄然上架了一款純國產筆記本,來自長城的UF717 14....
的頭像 我快閉嘴 發表於 01-15 15:30 246次 閲讀
國產CPU的轉運之時已經到來?

使用FPGA實現可編程數字濾波器系統的論文説明

本系統基於開關電容濾波器原理,以單片機和FPGA為控制核心製作程控濾波器。系統前級放大器由固定增益放....
發表於 01-15 15:27 53次 閲讀
使用FPGA實現可編程數字濾波器系統的論文説明

FPGA教學實驗平台實驗指導之嵌入式系統設計

Nios II 是一個用户可配置的通用RISC 嵌入式處理器。 Altera 推出的NiosII 系....
發表於 01-15 15:27 6次 閲讀
FPGA教學實驗平台實驗指導之嵌入式系統設計

FPGA教學實驗平台實驗指導之嵌入式系統設計

Nios II 是一個用户可配置的通用RISC 嵌入式處理器。 Altera 推出的NiosII 系....
發表於 01-15 15:27 6次 閲讀
FPGA教學實驗平台實驗指導之嵌入式系統設計

FPGA教學實驗平台實驗指導之邏輯設計

QuatusII5.0 是Altera 公司的最新產品。MaxplusII 是一套非常成功的PLD ....
發表於 01-15 15:27 7次 閲讀
FPGA教學實驗平台實驗指導之邏輯設計

如何使用FPGA實現異步FIFO硬件

在電子設計中,由於現場可編程門陣y~J(FPGA)的高邏輯密度和高可靠性以及用户可編程性,受到了廣大....
發表於 01-15 15:27 8次 閲讀
如何使用FPGA實現異步FIFO硬件

複雜數字電路與系統的VerilogHDL設計技術的PDF電子書免費下載

隨着電子設計技術的飛速發展,專用集成電路(ASIC)和用户現場可編程門陣列(FPGA)的複雜度越來越....
發表於 01-15 15:27 6次 閲讀
複雜數字電路與系統的VerilogHDL設計技術的PDF電子書免費下載

三星Galaxy S21系列核心配置一覽

三星Galaxy S21系列正式發佈,作為三星2021年首款旗艦手機三星Galaxy S21確實沒有....
的頭像 我快閉嘴 發表於 01-15 15:19 346次 閲讀
三星Galaxy S21系列核心配置一覽

iQOO 7銷售數據破2億 進一步強化“性能鐵三角”

今天上午,iQOO 7iQOO品牌總裁馮宇飛發微博表示:今天0點開售截止到10點,iQOO 7目前的....
的頭像 lhl545545 發表於 01-15 15:01 153次 閲讀
iQOO 7銷售數據破2億 進一步強化“性能鐵三角”

三星自研處理器的前景如何?

在傳説了很久之後,三星終於在CES2021上推出了Exynos 2100移動芯片組,這是三星最新的旗....
的頭像 我快閉嘴 發表於 01-15 14:58 148次 閲讀
三星自研處理器的前景如何?

三星發佈最強5nm處理器 這標誌着與過去的迭代設計背道而馳

三星LSI宣佈了全新的Exynos 2100旗艦SoC。這款新芯片對三星的芯片部門來説非常特別,因為....
的頭像 EDA365 發表於 01-15 14:46 315次 閲讀
三星發佈最強5nm處理器 這標誌着與過去的迭代設計背道而馳

關於12個人工智能不為人知的祕密

隨着人工智能技術在各行業的應用越來越廣泛,IT領導者需要了解如何採用人工智能技術收集商業見解的祕密。
的頭像 電子魔法師 發表於 01-15 14:41 167次 閲讀
關於12個人工智能不為人知的祕密

一個FPGA設計教程

創建一個設計,使開發板上的LED以由輸入按鈕控制的速度閃爍此設計易於創建,併為您提供設計工作的視覺反....
發表於 01-15 14:38 12次 閲讀
一個FPGA設計教程

Synplify和QuartusⅡ邏輯鎖設計流程

為了最大限度地利用Quartus?II設計軟件LogicLockTM的增量設計功能,可以將新設計劃分....
發表於 01-15 14:38 6次 閲讀
Synplify和QuartusⅡ邏輯鎖設計流程

數字設計原理與實踐的PDF電子書免費下載

歡迎來到數字設計的世界。也許你是一個計算機科學專業的學生,對計算機軟件和編程瞭如指掌,但你仍在試圖弄....
發表於 01-15 14:38 17次 閲讀
數字設計原理與實踐的PDF電子書免費下載

如何使用Cyclone器件中的PLL

Cyclone FPGA 具有鎖相環(PLL)和全局時鐘網絡,提供完整的時鐘管理方案。Cyclone....
發表於 01-15 14:38 5次 閲讀
如何使用Cyclone器件中的PLL

OPPO A93 5G新機上架官網開始預售

OPPO前不久推出了Reno5系列,因為不錯的外觀設計和不錯的性能表現,吸引了不少網友的關注。最近,....
的頭像 lhl545545 發表於 01-15 14:31 291次 閲讀
OPPO A93 5G新機上架官網開始預售

賽昉科技推出基於RISC-V的AI單板計算機

近日,RISC-V處理器供應商賽昉科技有限公司(簡稱:“賽昉科技”)發佈了一款新產品:星光AI單板計....
的頭像 我快閉嘴 發表於 01-15 14:27 129次 閲讀
賽昉科技推出基於RISC-V的AI單板計算機

賽靈思FPGA助力安全自動駕駛“三重視覺”:激光雷達

與毫米波雷達的區別在於,激光雷達生成的3D點雲數據(空間的一組數據點)有數千個點。因此,其精度和準確....
的頭像 MEMS 發表於 01-15 14:06 289次 閲讀
賽靈思FPGA助力安全自動駕駛“三重視覺”:激光雷達

內憂外患,競爭者蠶食英特爾市場地位

不論過去擁有怎樣的輝煌,鮑勃 斯旺作為英特爾 CEO 的時代將在 2021 年 2 月劃上句號。
的頭像 我快閉嘴 發表於 01-15 14:03 149次 閲讀
內憂外患,競爭者蠶食英特爾市場地位

Xilinx基本自定義OpenRISC系統硬件教程

在檢索源代碼之後,會出現更復雜的部分:調整源代碼。請記住,我們要構建一個“基本自定義OpenRISC....
發表於 01-15 13:51 9次 閲讀
Xilinx基本自定義OpenRISC系統硬件教程

Altera基本自定義OpenRISC系統硬件教程

本教程的目的是幫助您以最簡單的方式編寫和實現一個自定義的、基於OpenRISC的嵌入式系統。沒有經驗....
發表於 01-15 13:51 28次 閲讀
Altera基本自定義OpenRISC系統硬件教程

如何使用FPGA實現可編程數字濾波器系統

本系統基於開關電容濾波器原理,以單片機和FPGA為控制核心製作程控濾波器。系統前級放大器由固定增益放....
發表於 01-15 13:51 9次 閲讀
如何使用FPGA實現可編程數字濾波器系統

台積電大撒280億美元資本支出的底氣從何來?

台積電 CEO 魏哲家在 14 日投資人會議上拋出震撼彈,宣佈今年資本支出飆升至 250 億~280....
的頭像 我快閉嘴 發表於 01-15 13:44 147次 閲讀
台積電大撒280億美元資本支出的底氣從何來?

【大同到香港物流】2020年度TOP10榜單——FPGA技術論壇經驗

本榜單彙總了2020年閲讀量最多的經驗帖,都是深受各位嵌入式開發好者喜歡的開發經驗,相信你也能從中找到適合自己的知識,快來閲...
發表於 01-14 18:09 152次 閲讀
【大同到香港物流】2020年度TOP10榜單——FPGA技術論壇經驗

altera的ip源語在哪裏可以獲取?在官網找的話要怎麼搜索,有知道的大神求告知一下!

1.由於每次通過ip調取不方便移植也麻煩,所以需要獲取源語進行例化。有知道的大神求告知,鏈接代碼均可,常用的ip,ram,fifo,pl...
發表於 01-14 10:15 76次 閲讀
altera的ip源語在哪裏可以獲取?在官網找的話要怎麼搜索,有知道的大神求告知一下!

【大同到香港物流】2020年度TOP10榜單——FPGA技術資料

本榜單彙總了2020年下載量最高的10份資料,每份資料都有推薦理由,總有一款你喜歡的,快來看看吧! 1、   作者:&...
發表於 01-13 18:34 153次 閲讀
【大同到香港物流】2020年度TOP10榜單——FPGA技術資料

AD9280採用0-2V模式,如果輸入的採樣電壓範圍為0-1V,那麼對應的數字輸出量是多少

AD9280 的輸入量程是0-2V,實際輸入電壓範圍是0-1V,如果輸出定義為無符號數,輸出的數字量範圍是0-255,實際輸出範圍是0-12...
發表於 01-11 22:53 117次 閲讀
AD9280採用0-2V模式,如果輸入的採樣電壓範圍為0-1V,那麼對應的數字輸出量是多少

什麼是計算機視覺看了就知道

什麼是計算機視覺
發表於 01-11 07:47 0次 閲讀
什麼是計算機視覺看了就知道

FPGA所有IO的狀態進行分析

  概述   在進行FPGA硬件設計時,引腳分配是非常重要的一個環節,特別是在硬件電路上需要與其他芯片通行的引腳。Xilin...
發表於 01-08 17:29 101次 閲讀
FPGA所有IO的狀態進行分析

STM32L552CCT6 STMicroelectronics STM32L5超低功耗微控制器

oelectronics STM32 L5超低功耗MCU設計用於需要高安全性和低功耗的嵌入式應用。這些MCU基於Arm樹皮-M33處理器及其TrustZone,用於Armv8-M與ST安全實施結合。STM32 L5 MCU具有512KB閃存和256KB SRAM。藉助全新內核和ST ART Acccelerator™, STM32 L5 MCU的性能進一步升級。這些STM32 L5 MCU採用7種形式封裝,提供大型產品組合,支持高達125°C的環境温度。 特性 超低功耗,靈活功率控制: 電源範圍:1.71V至3.6V 温度範圍:-40°C至+85/+125°C 批量採集模式(BAM) VBAT模式下187nA:為RTC和32x32位儲備寄存器供電 關斷模式下,17nA(5個喚醒引腳) 待機模式下,108nA(5個喚醒引腳) 待機模式下,配備RTC,222nA 3.16μA停止2,帶RTC 106μA/MHz運行模式(LDO模式) 62μA/MHz 運行模式(3V時)(SMPS降壓轉換器模式) ...
發表於 10-28 15:01 61次 閲讀
STM32L552CCT6 STMicroelectronics STM32L5超低功耗微控制器

TLC1541 10 位 32kSPS ADC 串行輸出微處理器外設/獨立、11 通道

信息描述 The TLC1541 is a CMOS A/D converter built around a 10-bit switched-capacitor successive-approximation A/D converter. The device is designed for serial interface to a microprocessor or peripheral using a 3-state output with up to four control inputs [including independent SYSTEM CLOCK, I/O CLOCK, chip select (CS\), and ADDRESS INPUT]. A 2.1-MHz system clock for the TLC1541, with a design that includes simultaneous read/write operation, allows high-speed data transfers and sample rates up to 32 258 samples per second. In addition to the high-speed converter and versatile control logic, there is an on-chip, 12-channel analog multiplexer that can be used to sample any one of 11 inputs or an internal self-test voltage and a sample-and-hold function that operates automatically. The converters incorporated in the TLC1541 feature differential high-impedance reference inputs that facilitate ratiometric conversion, scaling, and...
發表於 04-18 20:07 93次 閲讀
TLC1541 10 位 32kSPS ADC 串行輸出微處理器外設/獨立、11 通道

TLC1551 10 位,164kSPS ADC 並行輸出,直接 I/F 至 DSP/微處理器,10 通道

信息描述The TLC1550x and TLC1551 are data acquisition analog-to-digital converters (ADCs) using a 10-bit, switched-capacitor, successive-approximation network. A high-speed, 3-state parallel port directly interfaces to a digital signal processor (DSP) or microprocessor (µP) system data bus. D0 through D9 are the digital output terminals with D0 being the least significant bit (LSB). Separate power terminals for the analog and digital portions minimize noise pickup in the supply leads. Additionally, the digital power is divided into two parts to separate the lower current logic from the higher current bus drivers. An external clock can be applied to CLKIN to override the internal system clock if desired. The TLC1550I and TLC1551I are characterized for operation from –40°C to 85°C. The TLC1550M is characterized over the full military range of –55°C to 125°C.特性Power Dissipation...40 mW Max Advanced LinEPIC™ Single-Po...
發表於 04-18 20:07 114次 閲讀
TLC1551 10 位,164kSPS ADC 並行輸出,直接 I/F 至 DSP/微處理器,10 通道

TLC0838 8 位,20kSPS ADC 串行輸出,微處理器外設/獨立運算,遠程 運算具有 數據鏈路,Mux 選項

信息描述These devices are 8-bit successive- approximation analog-to-digital converters, each with an input-configurable multichannel multiplexer and serial input/output. The serial input/ output is configured to interface with standard shift registers or microprocessors. Detailed information on interfacing with most popular microprocessors is readily available from the factory. The TLC0834 (4-channel) and TLC0838 (8-channel) multiplexer is software-configured for single-ended or differential inputs as well as pseudodifferential input assignments. The differential analog voltage input allows for common-mode rejection or offset of the analog zero input voltage value. In addition, the voltage reference input can be adjusted to allow encoding of any smaller analog voltage span to the full 8 bits of resolution. The TLC0834C and TLC0838C are characterized for operation from 0°C to 70°C. The TLC0834I and TLC0838I are characterized for operation from -40°...
發表於 04-18 20:07 110次 閲讀
TLC0838 8 位,20kSPS ADC 串行輸出,微處理器外設/獨立運算,遠程 運算具有 數據鏈路,Mux 選項

TLC0832 8 位,22kSPS ADC 串行輸出,微處理器外設/獨立運算,Mux 選項,具有 SE 或差動,2 通道

信息描述 These devices are 8-bit successive-approximation analog-to-digital converters. The TLC0831 has single input channels; the TLC0832 has multiplexed twin input channels. The serial output is configured to interface with standard shift registers or microprocessors. The TLC0832 multiplexer is software configured for single-ended or differential inputs. The differential analog voltage input allows for common-mode rejection or offset of the analog zero input voltage value. In addition, the voltage reference input can be adjusted to allow encoding any smaller analog voltage span to the full 8 bits of resolution. The operation of the TLC0831 and TLC0832 devices is very similar to the more complex TLC0834 and TLC0838 devices. Ratiometric conversion can be attained by setting the REF input equal to the maximum analog input signal value, which gives the highest possible conversion resolution. Typically, REF is set equal to VCC (done internally on...
發表於 04-18 20:07 166次 閲讀
TLC0832 8 位,22kSPS ADC 串行輸出,微處理器外設/獨立運算,Mux 選項,具有 SE 或差動,2 通道

TLC0831 8 位,31kSPS ADC 串行輸出,微處理器外設/獨立運算,單通道

信息描述 These devices are 8-bit successive-approximation analog-to-digital converters. The TLC0831 has single input channels; the TLC0832 has multiplexed twin input channels. The serial output is configured to interface with standard shift registers or microprocessors. The TLC0832 multiplexer is software configured for single-ended or differential inputs. The differential analog voltage input allows for common-mode rejection or offset of the analog zero input voltage value. In addition, the voltage reference input can be adjusted to allow encoding any smaller analog voltage span to the full 8 bits of resolution. The operation of the TLC0831 and TLC0832 devices is very similar to the more complex TLC0834 and TLC0838 devices. Ratiometric conversion can be attained by setting the REF input equal to the maximum analog input signal value, which gives the highest possible conversion resolution. Typically, REF is set equal to VCC (done internally on...
發表於 04-18 20:06 270次 閲讀
TLC0831 8 位,31kSPS ADC 串行輸出,微處理器外設/獨立運算,單通道

TLC0820A 8 位,392kSPS ADC 並行輸出,微處理器外設,片上跟蹤與保持,單通道

信息描述 The TLC0820AC and the TLC0820AI are Advanced LinCMOSTM 8-bit analog-to-digital converters each consisting of two 4-bit flash converters, a 4-bit digital-to-analog converter, a summing (error) amplifier, control logic, and a result latch circuit. The modified flash technique allows low-power integrated circuitry to complete an 8-bit conversion in 1.18 us over temperature. The on-chip track-and-hold circuit has a 100-ns sample window and allows these devices to convert continuous analog signals having slew rates of up to 100 mV/us without external sampling components. TTL-compatible 3-state output drivers and two modes of operation allow interfacing to a variety of microprocessors. Detailed information on interfacing to most popular microprocessors is readily available from the factory.特性 Advanced LinCMOSTM Silicon-Gate Technology 8-Bit Resolution Differential Reference Inputs Parallel Microprocessor Interface Conversion and A...
發表於 04-18 20:06 70次 閲讀
TLC0820A 8 位,392kSPS ADC 並行輸出,微處理器外設,片上跟蹤與保持,單通道

TMS470MF03107 16/32 位 RISC 閃存微處理器

信息描述TMS470MF04207/03107 器件隸屬於德州儀器 (TI) 的 TMS470M 汽車級 16/32 位精簡指令集計算機 (RISC) 微控制器系列。 TMS470M 微控制器利用高效率的 Cortex™–M3 16/32 位 RISC 中央處理單元 (CPU) 提供了高性能,由此實現了很高的指令吞吐量並保持了更加出色的代碼效率。 TMS470M 器件運用了大端字節序格式,在該格式中,一個字的最高有效字節被存儲於編號最小的字節中,而最低有效字節則存儲在編號最大的字節中。 高端嵌入式控制應用要求其控制器提供更多的性能並保持低成本。 TMS470M 微控制器架構提供了針對這些性能和成本需求的解決方案,並保持了低功耗。 TMS470MF04207/03107 器件的組成如下: 16/32 位 RISC CPU 內核 TMS470MF04207 高達 448K 字節的程序閃存(具有 SECDED ECC) TTMS470MF03107 高達 320K 字節的程序閃存(具有SECDED ECC) 具有 SECDED ECC 的 64K 字節閃存 (用於獲得額外的程序空間或進行 EEPROM 仿真) 高達 24K 字節的靜態 RAM (SRAM) (具有 SECDED ECC) 實時中斷定時器 (RTI) 矢量中斷模塊 (VIM) 硬件...
發表於 04-18 20:03 112次 閲讀
TMS470MF03107 16/32 位 RISC 閃存微處理器

TMS470MF04207 16/32 位 RISC 閃存微處理器

信息描述TMS470MF04207/03107 器件隸屬於德州儀器 (TI) 的 TMS470M 汽車級 16/32 位精簡指令集計算機 (RISC) 微控制器系列。 TMS470M 微控制器利用高效率的 Cortex™–M3 16/32 位 RISC 中央處理單元 (CPU) 提供了高性能,由此實現了很高的指令吞吐量並保持了更加出色的代碼效率。 TMS470M 器件運用了大端字節序格式,在該格式中,一個字的最高有效字節被存儲於編號最小的字節中,而最低有效字節則存儲在編號最大的字節中。 高端嵌入式控制應用要求其控制器提供更多的性能並保持低成本。 TMS470M 微控制器架構提供了針對這些性能和成本需求的解決方案,並保持了低功耗。 TMS470MF04207/03107 器件的組成如下: 16/32 位 RISC CPU 內核 TMS470MF04207 高達 448K 字節的程序閃存(具有 SECDED ECC) TTMS470MF03107 高達 320K 字節的程序閃存(具有SECDED ECC) 具有 SECDED ECC 的 64K 字節閃存 (用於獲得額外的程序空間或進行 EEPROM 仿真) 高達 24K 字節的靜態 RAM (SRAM) (具有 SECDED ECC) 實時中斷定時器 (RTI) 矢量中斷模塊 (VIM) 硬件...
發表於 04-18 20:03 94次 閲讀
TMS470MF04207 16/32 位 RISC 閃存微處理器

TMS470MF06607 16/32 位 RISC 閃存微處理器

信息描述TMS470MF06607 器件是德州儀器 TMS470M 系列汽車級 16/32 位精簡指令集計算機 (RISC) 微控制器產品的成員。 TMS470M 微控制器利用高效率的 ARM Cortex™–M3 16/32 位 RISC 中央處理單元 (CPU) 實現了高性能,由此在保持了更高代碼效率的同時實現了很高的指令吞吐量。 高端嵌入式控制應用要求其控制器提供更多的性能並保持低成本。 TMS470M 微控制器架構提供了針對這些性能和成本需求的解決方案,並保持了低功耗。 TMS470MF06607 器件的組成如下:16/32 位 RISC CPU 內核 帶有 SECDED ECC 的 640k 字節的總閃存 512K 字節程序閃存用於額外的程序空間或 EEPROM 仿真的 128K 字節的閃存 帶有 SECDED ECC 的 64K 字節靜態 RAM (SRAM) 實時中斷定時器 (RTI) 矢量中斷模塊 (VIM) 硬件內置自測試 (BIST) 校驗器,用於SRAM (MBIST) 和 CPU (LBIST) 64 位循環冗餘校驗器 (CRC) 帶預置分頻器的基於調頻 0 引腳鎖相環 (FMzPLL) 的時鐘模塊 兩個多緩衝串行外設接口 (MibSPI) 兩個具有本地互連網絡接口 (LIN) 的 UART (SCI) 兩個 CAN 控...
發表於 04-18 20:03 114次 閲讀
TMS470MF06607 16/32 位 RISC 閃存微處理器

TMS320F28027 Piccolo 微處理器

信息描述F2802x Piccolo 系列微控制器為 C28x 內核供電,此內核與低引腳數量器件中的高集成控制外設相耦合。 該系列的代碼與以往基於 C28x 的代碼相兼容,並且提供了很高的模擬集成度。 一個內部電壓穩壓器允許單一電源軌運行。 對 HRPWM 模塊實施了改進,以提供雙邊緣控制 (調頻)。 增設了具有內部 10 位基準的模擬比較器,並可直接對其進行路由以控制 PWM 輸出。 ADC 可在 0V 至 3.3V 固定全標度範圍內進行轉換操作,並支持公制比例 VREFHI / VREFLO 基準。 ADC 接口專門針對低開銷/低延遲進行了優化。特性亮點高效 32 位中央處理單元 (CPU) (TMS320C28x) 60MHz,50MHz,和 40MHz 器件 3.3V 單電源 集成型加電和欠壓復位 兩個內部零引腳振盪器 多達 22 個複用通用輸入輸出 (GPIO) 引腳 三個 32 位 CPU 定時器 片載閃存、SRAM、一次性可編程 (OTP) 內存 代碼安全模塊 串行端口外設 (SCI/SPI/I2C) 增強型控制外設 增強型脈寬調製器 (ePWM)高分辨率 PWM (HRPWM)增強型捕捉 (eCAP)模數轉換器 (ADC)片上温度傳感器比較器38 引腳和 48 引腳封裝高效 32 位 CPU (TMS320C28x) 6...
發表於 04-18 20:03 264次 閲讀
TMS320F28027 Piccolo 微處理器

TMS320F28035 Piccolo 微處理器

信息描述F2803x Piccolo 系列微控制器為 C28x 內核和控制律加速器 (CLA) 供電,此內核和 CLA 與低引腳數量器件中的高集成控制外設向耦合。 該系列的代碼與以往基於 C28x 的代碼相兼容,並且提供了很高的模擬集成度。 一個內部電壓穩壓器允許單一電源軌運行。 對 HRPWM 模塊實施了改進,以提供雙邊緣控制 (調頻)。 增設了具有內部 10 位基準的模擬比較器,並可直接對其進行路由以控制 PWM 輸出。 ADC 可在 0V 至 3.3V 固定全標度範圍內進行轉換操作,並支持公制比例 VREFHI / VREFLO 基準。 ADC 接口專門針對低開銷/低延遲進行了優化。特性亮點高效 32 位中央處理單元 (CPU) (TMS320C28x) 60MHz 器件 3.3V 單電源 集成型加電和欠壓復位 兩個內部零引腳振盪器 多達 45 個複用通用輸入輸出 (GPIO) 引腳 三個 32 位 CPU 定時器 片載閃存,SRAM,OTP 內存 代碼安全模塊 串行端口外設 (SCI/SPI/I2C/LIN/eCAN) 增強型控制外設 增強型脈寬調製器 (ePWM) 高分辨率 PWM (HRPWM) 增強型捕捉 (eCAP) 個高分辨率輸入捕獲 (HRCAP) 增強型正交編碼器脈衝 (eQEP) 模數轉換器 (ADC...
發表於 04-18 20:03 518次 閲讀
TMS320F28035 Piccolo 微處理器

TDA3 ADAS 應用處理器

信息描述 TI 的 TDA3x 片上系統 (SoC) 是經過高度優化的可擴展系列器件,其設計滿足領先的高級駕駛員輔助系統 (ADAS) 要求。 TDA3x SoC 處理器集成了性能、低功耗、小尺寸和 ADAS 視覺分析處理功能的最優組合,支持廣泛的 ADAS 應用,旨在推進更加自主流暢的駕駛體驗。TDA3x SoC 支持業內最廣泛的 ADAS 應用,包括前置攝像頭、後置攝像頭、環視系統、雷達和單一架構整合系統,將複雜的嵌入式視覺技術應用於現代化汽車。TDA3x SoC 整合了非單一型可擴展架構,其中包括 TI 定點和浮點 TMS320C66x 數字信號處理器 (DSP)、具有嵌入式視覺引擎 (EVE) 的視覺 AccelerationPac 和雙路 ARM Cortex-M4 處理器。 該器件可採用不同的封裝選項(包括疊加封裝)實現小外形尺寸設計,從而實現低功耗配置。 TDA3x SoC 還集成有諸多外設,包括 LVDS 環視系統的多攝像頭接口(並行和串行)、顯示屏、控制器局域網 (CAN) 和千兆位以太網視頻橋接 (AVB)。TDA3x 視覺 AccelerationPac 中的 EVE 承擔了處理器的視覺分析功能,同時還降低了功耗。 視覺 AccelerationPac 針對視覺處理進行了優化,可通過 32 位...
發表於 04-18 20:02 262次 閲讀
TDA3 ADAS 應用處理器

BELASIGNA 300 用於便攜式通信設備的24位音頻處理器

信息BelaSigna®300是一款超低功耗,高保真單聲道音頻處理器,適用於便攜式通信設備,可在不影響尺寸或電池壽命的情況下提供卓越的音頻清晰度。 BelaSigna 300為易受噪聲和回聲影響的設備提供了卓越音頻性能的基礎。其獨特的專利雙核架構使多種高級算法能夠同時運行,同時保持超低功耗。微型超低功耗單芯片解決方案對電池壽命或外形尺寸幾乎沒有影響,是便攜式設備的理想選擇。具有領域專業知識和一流算法,安森美半導體和我們的解決方案合作伙伴網絡可以幫助您快速開發和推出產品。 BelaSigna 300芯片提供全套開發工具,實踐培訓和全面技術支持。 針對音頻處理優化的負載均衡雙核DSP架構 超低功耗:通常為1-10 mA 微型外形尺寸:3.63 x 2.68 mm PCB面積,外部元件很少 輸入級: - 88 dB系統動態範圍可擴展至110 dB - A / D採樣率從8.0到60 kHz - 4個獨立通道 輸出階段: - 高保真D類輸出直接驅動揚聲器 - 25 mA最大聲功率輸出 靈活的輸入輸出控制器(IOC),用於卸載DSP上的數字信號移動< / li> 支持具有極低羣延遲的高級自適應音頻處理算法 128位AES高級加密以保護製造商和用户數據 與其他系統和HMI的無縫連接按鈕,電位器和L...
發表於 04-18 19:43 154次 閲讀
BELASIGNA 300 用於便攜式通信設備的24位音頻處理器

BELASIGNA 250 16位音頻處理器,全立體聲2聲道,2聲道輸出

信息BelaSigna®250是一款完整的可編程音頻處理系統,專為超低功耗嵌入式和便攜式數字音頻系統而設計。這款高性能芯片以BelaSigna 200的架構和設計為基礎,可提供卓越的音質和無與倫比的靈活性。 BelaSigna 250集成了完整的音頻信號鏈,來自立體聲16位A / D轉換器或數字接口,可接受信號通過完全靈活的數字處理架構,可以直接連接到揚聲器的立體聲模擬線路電平或直接數字電源輸出。 獨特的並行處理架構 集成轉換器和電源輸出 超低功耗:20 MHz時5.0 mA; 1.8 V電源電壓 支持IP保護 智能電源管理,包括需要 88 dB系統動態範圍且系統噪聲極低的低電流待機模式 靈活的時鐘架構,支持高達33 MHz的速度 全系列可配置接口,包括:IS,PCM,UART,SPI,IC,GPIO...
發表於 04-18 19:43 212次 閲讀
BELASIGNA 250 16位音頻處理器,全立體聲2聲道,2聲道輸出

BELASIGNA 300 AM 帶AfterMaster HD的音頻處理器

信息BelaSigna®300AM是一款基於DSP的音頻處理器,能夠在包含主機處理器和/或外部I 基於S的單聲道或立體聲A / D轉換器和D / A轉換器。 AfterMaster HD是一種實時處理音頻信號的算法,可顯着提高響度,清晰度,深度和飽滿度。 br> BelaSigna 300 AM專門設計用於需要解決方案以克服小型或向下揚聲器(包括平板電視或耳機)限制的應用。 通常4執行AfterMaster HD時為-8 mA 尺寸為3.63 mm x2.68 mm x 0.92 mm(包括焊球)提供 包括一個快速的I 基於C的界面,用於下載和AfterMaster HD算法的一般配置,一個高度可配置的PCM接口,用於將數據流入和器件,高速UART,SPI端口和5個GPIO。 這些器件無鉛,無鹵素/ BFR,符合RoHS標準...
發表於 04-18 19:42 170次 閲讀
BELASIGNA 300 AM 帶AfterMaster HD的音頻處理器

AD567 12位電流輸出、微處理器兼容型DAC

信息優勢和特點 單芯片結構 雙緩衝鎖存器支持兼容8位微處理器 快速建立時間:500 ns(最大值,至±1/2 LSB) 片內集成高穩定性嵌入式齊納基準電壓源 整個温度範圍內保證單調性 整個温度範圍內保證線性度:1/2 LSB(最大值,AD567K) 保證工作電壓:±12 V或±15 V 欲瞭解更多信息,請參考數據手冊產品詳情AD567是一款完整的高速12位單芯片數模轉換器,內置一個高穩定性嵌入式齊納基準電壓源和一個雙緩衝輸入鎖存器。該轉換器採用12個精密、高速、雙極性電流導引開關和一個經激光調整的薄膜電阻網絡,可提供快速建立時間和高精度特性。微處理器兼容性通過片內雙緩衝鎖存器實現。輸入鎖存器能夠與4位、8位、12位或16位總線直接接口。因此,第一級鎖存器的12位數據可以傳輸至第二級鎖存器,避免產生雜散模擬輸出值。鎖存器可以響應100 ns的短選通脈衝,因而可以與現有最快的微處理器配合使用。AD567擁有如此全面的功能與高性能,是採用先進的開關設計、高速雙極性製造工藝和成熟的激光晶圓調整技術(LWT)的結果。該器件在晶圓階段進行調整,25°C時最大線性誤差為±1/4 LSB(K級),整個工作温度範圍內的線性誤差為±1/2 LSB。芯片的表面下(嵌入式...
發表於 04-18 19:24 247次 閲讀
AD567 12位電流輸出、微處理器兼容型DAC

AD557 DACPORT低成本、完整微處理器兼容型8位DAC

信息優勢和特點 完整的8位DAC 電壓輸出:0 V至2.56 V 內部精密帶隙基準電壓源 單電源供電:5 V (±10%) 完全微處理器接口 快速建立時間:1 xxs內電壓達到±1/2 LSB精度 低功耗:75 mW 無需用户調整 在工作温度範圍內保證單調性 規定了 T min至T max的所有誤差 小型16引腳DIP或20引腳PLCC封裝 低成本產品詳情AD557 DACPORT®是一款完整的電壓輸出8位數模轉換器,它將輸出放大器、完全微處理器接口以及精密基準電壓源集成在單芯片上。無需外部元件或調整,就能以全精度將8位數據總線與模擬系統進行接口。AD557 DACPORT的低成本和多功能特性是單芯片雙極性技術持續發展的結果。完整微處理器接口與控制邏輯利用集成注入邏輯(I2L)實現,集成注入邏輯是一種極高密度的低功耗邏輯結構,與線性雙極性製造工藝兼容。內部精密基準電壓源是一種取得專利的低壓帶隙電路,採用+5 V單電源時可實現全精度性能。薄膜硅鉻電阻提供在整個工作温度範圍內保證單調性工作所需的穩定性,對這些薄膜電阻進行激光晶圓調整則可實現出廠絕對校準,誤差在±2.5 LSB以內,因此不需要用户進行增益或失調電壓調整。新電路設計可以使電壓在800 ns內達到±...
發表於 04-18 19:12 204次 閲讀
AD557 DACPORT低成本、完整微處理器兼容型8位DAC

AD558 電壓輸出8位數模轉換器,集成輸出放大器、完全微處理器接口和精密基準電壓源

信息優勢和特點 完整8位DAC 電壓輸出:兩種校準範圍 內部精密帶隙基準電壓源 單電源供電:+5 V至+15 V 完全微處理器接口 快速建立時間:1 ±s內電壓達到±1/2 LSB精度 低功耗:75 mW 無需用户調整 在工作温度範圍內保證單調性 規定了 Tmin至Tmax的所有誤差 16引腳DIP和20引腳PLCC小型封裝 激光晶圓調整單芯片供混合使用產品詳情AD558 DACPORT®是一款完整的電壓輸出8位數模轉換器,它將輸出放大器、完全微處理器接口以及精密基準電壓源集成在單芯片上。無需外部元件或調整,就能以全精度將8位數據總線與模擬系統進行接口。這款DACPORT器件的性能和多功能特性體現了近期開發的多項單芯片雙極性技術成果。完整微處理器接口與控制邏輯利用集成注入邏輯(I2 L)實現,集成注入邏輯是一種極高密度的低功耗邏輯結構,與線性雙極性製造工藝兼容。內部精密基準電壓源是一種取得專利的低壓帶隙電路,採用+5 V至+15 V單電源時可實現全精度性能。薄膜硅鉻電阻提供在整個工作温度範圍內保證單調性工作所需的穩定性(所有等級器件),對這些薄膜電阻運用最新激光晶圓調整技術則可實現出廠絕對校準,誤差在±1 LSB以內,因此不需要用户進行增...
發表於 04-18 19:12 672次 閲讀
AD558 電壓輸出8位數模轉換器,集成輸出放大器、完全微處理器接口和精密基準電壓源

TMS320C5545 TMS320C5545 定點數字信號處理器

信息描述這些器件是 TI C5000定點數字信號處理器 (DSP) 產品系列的成員之一,適用於低功耗應用。 選擇。 定點 DSP 基於 TMS320C55x DSP 系列 CPU 處理器內核。C55x DSP 架構通過提升的並行性和節能性能實現高性能和低功耗。CPU 支持一個內部總線結構,此結構包含一條程序總線,一條 32 位讀取總線和兩條 16 位數據讀取總線,兩條數據寫入總線和專門用於外設和 DMA 操作的附加總線。這些總線可實現在一個單週期內執行高達四次 16 位數據讀取和兩次 16 位數據寫入的功能。此器件還包含四個 DMA 控制器,每個控制器具有 4 條通道,可在無需 CPU 干預的情況下提供 16 條獨立通道的數據傳送。每個 DMA 控制器在每週期可執行一個 32 位數據傳輸,此數據傳輸與 CPU 的運行並行並且不受 CPU 運行的影響。 C55x CPU 提供兩個乘積累積 (MAC) 單元,每個單元在一個單週期內能夠進行 17 位 × 17 位乘法以及 32 位加法。一箇中央 40 位算術和邏輯單元 (ALU) 由一個附加 16 位 ALU 提供支持。ALU 的使用受指令集控制,從而提供優化並行運行和功耗的能力。C55x CPU 內的地址單元 (AU) 和數據單元 (DU) 對這些資源進...
發表於 04-18 19:06 151次 閲讀
TMS320C5545 TMS320C5545 定點數字信號處理器